This shows you the differences between two versions of the page.
apm:laboratoare:01:continut [2025/10/07 21:45] mihnea.dinica [Ierarhia de memorii] |
apm:laboratoare:01:continut [2025/10/07 21:54] (current) mihnea.dinica Format |
||
---|---|---|---|
Line 94: | Line 94: | ||
Toate operațiile necesare pentru interfațarea unui chip SRAM sincron sunt controlate de unul sau mai multe semnale externe de ceas. Pentru a funcționa corect toate semnalele de control trebuie să fie valide atunci când are loc tranziția respectivă a ceasului, adică să fie respectați timpii de setup și hold. | Toate operațiile necesare pentru interfațarea unui chip SRAM sincron sunt controlate de unul sau mai multe semnale externe de ceas. Pentru a funcționa corect toate semnalele de control trebuie să fie valide atunci când are loc tranziția respectivă a ceasului, adică să fie respectați timpii de setup și hold. | ||
- | Functionarea unui SSRAM poate fi descrisa prin urmatoarele semnale: | + | Funcționarea unui SSRAM poate fi descrisă prin următoarele semnale: |
* **Clock**: semnalul de sincronizare care marchează momentele în care datele sunt citite sau scrise. | * **Clock**: semnalul de sincronizare care marchează momentele în care datele sunt citite sau scrise. | ||
* **Address (ADDR or SAx)**: adresa la care se efectuează operația de citire sau scriere. | * **Address (ADDR or SAx)**: adresa la care se efectuează operația de citire sau scriere. | ||
* **Data Inputs and Outputs (DQs or I/Os)**: Aceste semnale reprezintă datele care sunt scrise în memoria SSRAM în cazul operației de scriere, respectiv datele care sunt citite din memoria SSRAM în cazul operației de citire. | * **Data Inputs and Outputs (DQs or I/Os)**: Aceste semnale reprezintă datele care sunt scrise în memoria SSRAM în cazul operației de scriere, respectiv datele care sunt citite din memoria SSRAM în cazul operației de citire. | ||
* **Chip Select (CS or SS)**: activează modulul de memorie, stabilind contextul pentru operațiile ulterioare de citire sau scriere. | * **Chip Select (CS or SS)**: activează modulul de memorie, stabilind contextul pentru operațiile ulterioare de citire sau scriere. | ||
- | * **Output Enable (OE or G)**: permite scrierea pe magistrală de date a informațiilor de la adresa specificată. | + | * **Output Enable (OE or G)**: permite punerea pe magistrala de date a informațiilor citite de la adresa specificată în prealabil. |
- | * **Write Enable (WE or RW)**: permite scrierea datelor în modulul de memorie, fiind prioritar fată de **Output Enable**. | + | * **Write Enable (WE or RW)**: permite scrierea datelor în modulul de memorie la adresa specificată în prealabil, fiind prioritar față de **Output Enable**. |
<spoiler Descriere elaborată a semnalelor> | <spoiler Descriere elaborată a semnalelor> | ||
* **Address (ADDR or SAx)**: acest semnal de intrare este folosit pentru a selecta o locație de memorie de pe chip. În realitate, pentru memorii mari construite din mai multe chip-uri, atunci când selectăm o adresă, de fapt selectăm mai multe celule de memorie, câte una pentru fiecare chip. | * **Address (ADDR or SAx)**: acest semnal de intrare este folosit pentru a selecta o locație de memorie de pe chip. În realitate, pentru memorii mari construite din mai multe chip-uri, atunci când selectăm o adresă, de fapt selectăm mai multe celule de memorie, câte una pentru fiecare chip. | ||
* Obs. 1. Într-o memorie formată din 8 chip-uri, selectarea unei adrese conduce la 8 locații de memorie simultan. Mai departe, distincția dintre acestea se face decodificând biții suplimentari ai adresei. | * Obs. 1. Într-o memorie formată din 8 chip-uri, selectarea unei adrese conduce la 8 locații de memorie simultan. Mai departe, distincția dintre acestea se face decodificând biții suplimentari ai adresei. | ||
- | * Obs. 2. Dimensiunea adresei depinde de mărimea memoriei. O memorie SRAM de 32K x 8 va avea 15 biți de adresă (2<sup>15</sup> = 32K). | + | * Obs. 2. Dimensiunea adresei depinde de mărimea memoriei. O memorie SRAM de 32K x 8 va avea 15 biți de adresă (2<sup>15</sup> = 32K). |
- | * **Data Inputs and Outputs (DQs or I/Os)**: Pinii de DQ sunt folosiți pentru intrarea și ieșirea datelor. Pe unele memorii pinii de intrare/ieșire sunt separați, iar pe altele sunt multiplexați pe aceiași pini. Spre exemplu, o memorie SRAM de 32K x 8 va avea 8 biți de date. | + | * **Data Inputs and Outputs (DQs or I/Os)**: Pinii de DQ sunt folosiți pentru intrarea și ieșirea datelor. Pe unele memorii pinii de intrare/ieșire sunt separați, iar pe altele sunt multiplexați pe aceiași pini. Spre exemplu, o memorie SRAM de 32K x 8 va avea 8 biți (echivalent cu 8 pini) de date. |
* În timpul unei operații de scriere, un semnal de date se aplică pe pinii de Data Input. Aceste date sunt eșantionate și stocate în celula de memorie selectată prin biții de adresă. | * În timpul unei operații de scriere, un semnal de date se aplică pe pinii de Data Input. Aceste date sunt eșantionate și stocate în celula de memorie selectată prin biții de adresă. | ||
* În timpul unei operații de citire, datele de la adresa de memorie selectată vor apărea pe pinii de Data Output odată ce accesul s-a încheiat și Output Enable (OE) a fost activat. | * În timpul unei operații de citire, datele de la adresa de memorie selectată vor apărea pe pinii de Data Output odată ce accesul s-a încheiat și Output Enable (OE) a fost activat. | ||
Line 115: | Line 115: | ||
* În timpul operației de scriere propriu-zise semnalul OE este ignorat. | * În timpul operației de scriere propriu-zise semnalul OE este ignorat. | ||
* **Clock**: La SRAM-urile cu un singur semnal de ceas, acesta controlează momentul când semnalele de intrare sunt eșantionate de către memorie, la începutul unui ciclu de citire sau scriere, și când semnalele de ieșire devin vizibile pe pini. | * **Clock**: La SRAM-urile cu un singur semnal de ceas, acesta controlează momentul când semnalele de intrare sunt eșantionate de către memorie, la începutul unui ciclu de citire sau scriere, și când semnalele de ieșire devin vizibile pe pini. | ||
- | * **Chip Select (CS or SS)**: (**activ high**) este folosit pentru a permite/bloca semnalele de intre/ieșire către/de la chip. De exemplu, atunci când CS este 0 semnalele de input aplicate pe pini sunt ignorate. | + | * **Chip Select (CS or SS)**: (**activ high**) este folosit pentru a permite/bloca semnalele de intre/ieșire către/de la un chip din componența modulului de memorie. De exemplu, atunci când CS este 0 semnalele de input aplicate pe pini sunt ignorate. |
* **Write Enable (WE or RW)**: (activ high - 1 = write) semnalul este folosit pentru a alege dintre o operație de citire sau de scriere. Atunci când WE este 1 datele aplicate pe pinii de intrare sunt copiate în memorie. Când WE este 0 se începe un ciclu de citire, iar datele de pe linia de date sunt ignorate. | * **Write Enable (WE or RW)**: (activ high - 1 = write) semnalul este folosit pentru a alege dintre o operație de citire sau de scriere. Atunci când WE este 1 datele aplicate pe pinii de intrare sunt copiate în memorie. Când WE este 0 se începe un ciclu de citire, iar datele de pe linia de date sunt ignorate. | ||
</spoiler> | </spoiler> |