This shows you the differences between two versions of the page.
cn2:tutoriale:project-vivado [2022/10/08 13:41] daniel.dosaru |
— (current) | ||
---|---|---|---|
Line 1: | Line 1: | ||
- | Pentru a crea un proiect în Vivado cu ajutorul căruia puteți sintetiza cod pe FPGA urmați pașii de mai jos: | ||
- | - Deschideți programul Vivado și selectați {{:cn2:tutoriale:create_project_1.png?linkonly|Create Project}} | ||
- | - Apasați {{:cn2:tutoriale:create_project_2.png?linkonly|Next}} | ||
- | - Scrieți numele proiectului și selectați locația acestuia. ({{:cn2:tutoriale:create_project_3.png?linkonly|exemplu}}) | ||
- | - Selectați [[https://en.wikipedia.org/wiki/Register-transfer_level|RTL]] Project și apăsați {{:cn2:tutoriale:create_project_4.png?linkonly|Next}} | ||
- | - Apăsați //Create File// și alegeți un nume pentru fisierul sursă. Asigurați-vă că Target Language este //Verilog// și apăsați Next. ({{:cn2:tutoriale:create_project_5.png?linkonly|exemplu}}) | ||
- | - Adăugați un constraint files pentru placa FPGA pe care o folosiți (De exemplu [[https://github.com/Digilent/Nexys-A7-100T-Keyboard/blob/master/src/constraints/Nexys-A7-100T-Master.xdc|Nexys-A7-100T-Master.xdc]]) (Add Files -> Cautati si selectati fisierul //Nexys-A7-100T-Master.xdc// -> Next) | ||
- | - Selectați caracteristicile plăcii FPGA: Category, Familiy, Package, Speed (Le veți găsi pe cutia plăcuței sau în [[https://digilent.com/reference/_media/reference/programmable-logic/nexys-a7/nexys-a7_rm.pdf|reference manual]]) |