Differences

This shows you the differences between two versions of the page.

Link to this comparison view

cn2:tutoriale:project-vivado [2022/10/09 20:44]
daniel.dosaru
— (current)
Line 1: Line 1:
-====== Tutorial creare proiect Vivado ====== 
- 
- 
-Pentru a crea un proiect în Vivado cu ajutorul căruia puteți sintetiza cod pe FPGA urmați pașii de mai jos: 
- 
-  - Deschideți programul Vivado și selectați {{:​cn2:​tutoriale:​create_project_1.png?​linkonly|Create Project}} 
-  - Apasați {{:​cn2:​tutoriale:​create_project_2.png?​linkonly|Next}} 
-  - Scrieți numele proiectului și selectați locația acestuia. ({{:​cn2:​tutoriale:​create_project_3.png?​linkonly|exemplu}}) 
-  - Selectați [[https://​en.wikipedia.org/​wiki/​Register-transfer_level|RTL]] Project și apăsați {{:​cn2:​tutoriale:​create_project_4.png?​linkonly|Next}} 
-  - Apăsați //Create File// și alegeți un nume pentru fisierul sursă. Asigurați-vă că Target Language este //Verilog// și apăsați Next.  ({{:​cn2:​tutoriale:​create_project_5.png?​linkonly|exemplu}}) 
-  - Adăugați un constraint files pentru placa FPGA pe care o folosiți (De exemplu [[https://​github.com/​Digilent/​Nexys-A7-100T-Keyboard/​blob/​master/​src/​constraints/​Nexys-A7-100T-Master.xdc|Nexys-A7-100T-Master.xdc]] - descarcați acest fisier!) (Add Files -> Cautati si selectati fisierul //​Nexys-A7-100T-Master.xdc//​ -> Next) {{:​cn2:​tutoriale:​create_project_6.png?​linkonly|exemplu}} ​ 
-  - Selectați caracteristicile plăcii FPGA: Category, Familiy, Package, Speed (Le veți găsi pe cutia plăcuței sau în [[https://​digilent.com/​reference/​_media/​reference/​programmable-logic/​nexys-a7/​nexys-a7_rm.pdf|reference manual]]) - Exemplu pentru {{:​cn2:​tutoriale:​create_project_7.png?​linkonly|exemplu}} 
-  - Revizuiți informațiile proiectului {{:​cn2:​tutoriale:​create_project_8.png?​linkonly|exemplu}} 
-  - La acest pas puteți defini numele modulului și porturile acestuia: {{:​cn2:​tutoriale:​create_project_9.png?​linkonly|exemplu}} 
-  - În final, în Vivado veți putea vizualiza proiectul {{:​cn2:​tutoriale:​create_project_10.png?​linkonly|astfel}}. 
- 
-În stânga ecranului putem vedea pașii de simulare, sintetizare,​ implementare și generare a bitstream-ului ce va fi folosit pentru configurarea interna a FPGA-ului. ​ 
- 
- 
- 
- 
- 
- 
- 
- 
- 
- 
----- 
-Dacă aveți o sugestie de îmbunătățire a acestei pagini vă rog să o trimiteți pe mail la [[dosarudaniel@gmail.com]],​ sugestiile bune vor fi recomensate. 
  
cn2/tutoriale/project-vivado.1665337495.txt.gz · Last modified: 2022/10/09 20:44 by daniel.dosaru
CC Attribution-Share Alike 3.0 Unported
www.chimeric.de Valid CSS Driven by DokuWiki do yourself a favour and use a real browser - get firefox!! Recent changes RSS feed Valid XHTML 1.0